字段 | 字段内容 |
---|---|
001 | 01h0093809 |
005 | 20161118100506.0 |
010 | $a: 978-7-121-28738-1$d: CNY68.00 |
100 | $a: 20160628d2016 em y0chiy50 ea |
101 | $a: chi |
102 | $a: CN$b: 110000 |
105 | $a: ak a 000yy |
106 | $a: r |
200 | $a: 锁相环技术原理及FPGA实现$A: suo xiang huan ji shu yuan li ji FPGA shi xian$f: 杜勇编著 |
210 | $a: 北京$c: 电子工业出版社$d: 2016.06 |
215 | $a: XIV, 275页$c: 图$d: 26cm |
314 | $a: 杜勇, 四川省广安市人, 高级工程师。主要从事数字信号处理、无线通信以及FPGA应用技术研究。 |
320 | $a: 有书目 (第274-275页) |
330 | $a: 本书从工程应用的角度详细阐述锁相环技术的工作原理, 利用MATLAB及System View仿真工具软件讨论典型电路的工作过程。以Altera公司的FPGA为开发平台, 以Verilog HDL语言为开发工具, 详细阐述锁相环技术的FPGA实现原理、结构、方法, 以及仿真测试过程和具体技术细节。 |
606 | $a: 锁相环$A: suo xiang huan |
690 | $a: TN911.8$v: 5 |
701 | $a: 杜勇$A: du yong$4: 编著 |
801 | $a: CN$b: BUCTL$c: 20161118 |
905 | $a: BUCTLIB$d: TN911.8$r: CNY68.00$e: 4 |
北京创讯未来软件技术有限公司 版权所有 ALL RIGHTS RESERVED 京ICP备 09032139
欢迎第35042926位用户访问本系统