字段 | 字段内容 |
---|---|
001 | 01h0069723 |
005 | 20141203141700.0 |
010 | $a: 978-7-89432-940-0$b: 光盘 |
100 | $a: 20140901d2014 em y0chiy0121 ea |
101 | $a: chi |
102 | $a: CN$b: 110000 |
105 | $a: ak a 000yy |
106 | $a: r |
200 | $a: 自己动手写CPU$A: zi ji dong shou xie CPU$f: 雷思磊著 |
210 | $a: 北京$c: 电子工业出版社$d: 2014 |
215 | $a: xv, 538页$c: 图$d: 24cm$e: 光盘1片 |
320 | $a: 有书目 (第538页) |
330 | $a: 全书分为三篇。第一篇是理论篇, 介绍了指令集架构、Verilog HDL的相关知识。第二篇是基础篇, 采用增量模型, 实现了教学版OpenMIPS处理器。首先实现了仅能执行一条指令的处理器, 从这个最简单的情况出发, 通过依次添加, 实现逻辑操作指令、移位操作指令、空指令、移动操作指令、算术操作指令、转移指令、加载存储指令、协处理器访问指令、异常相关指令, 最终实现了教学版OpenMIPS处理器。第三篇是进阶篇, 通过为教学版OpenMIPS添加Wishbone总线接口, 从而实现了实践版OpenMIPS处理器, 并与SDRAM控制器、GPIO模块、Flash控制器、UART控制器、Wishbone总线互联矩阵等模块组成一个小型SOPC, 然后下载到FPGA芯片以验证实现效果, 最后为实践版OpenMIPS处理器移植了嵌入式实时操作系统μC/OS-II。 |
606 | $a: 微处理器$A: wei chu li qi$x: 系统设计 |
690 | $a: TP332$v: 5 |
701 | $a: 雷思磊$A: lei si lei$4: 著 |
801 | $a: CN$b: BUCTL$c: 20141203 |
905 | $a: BUCTLIB$d: TP332$r: CNY99.00 (含光盘)$e: 183 |
北京创讯未来软件技术有限公司 版权所有 ALL RIGHTS RESERVED 京ICP备 09032139
欢迎第40123763位用户访问本系统