字段 字段内容
001 0100050026
005 20071109121107.0
010 $a: 978-7-302-14881-4$d: CNY33.00
100 $a: 20071010d2007 ekmy0chiy0121 ea
101 $a: chi$c: eng
102 $a: CN$b: 110000
105 $a: ak z 000yy
106 $a: r
200 $a: 高级ASIC芯片综合$A: gao ji ASIC xin pian zong he$e: 使用SynopsysR Design CompilerTM Physical CompilerTM和PrimeTimeR$f: Himanshu Bhatnagar著$g: 张文俊译
210 $a: 北京$c: 清华大学出版社$d: 2007
215 $a: 240页$c: 图$d: 23cm
225 $a: 国外大学优秀教材$A: guo wai da xue you xiu jiao cai$i: 微电子类系列$e: 翻译版
303 $a: 题名中SynopsysR中的R为带圈字符, 且为右上角标; 题名中CompilerTM中的TM为其右上角标; 题名中TimeR中的R为带圈字符, 且为右上角标
305 $a: 译自原书第2版
312 $a: 英文并列题名取自封面
314 $a: 责任者Bhatnagar规范汉译姓: 巴特纳格尔
330 $a: 本书第2版描述了使用Synopsys工具进行ASIC芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术, 同时针对VDSM工艺的完整ASIC设计流程的设计方法进行了深入的探讨。
333 $a: 微电子技术研究人员
410 $1: 2001 $a: 微电子类系列
510 $a: Advanced ASIC chip synthesis$e: Using synopsys design compiler physical compiler and primetime$z: eng
517 $a: 使用Synopsys Design Compiler Physical Compiler$A: shi yong Synopsys Design Compiler Physical Compiler
606 $a: 集成电路$A: ji cheng dian lu$x: 电路设计$x: 高等学校$j: 教材
690 $a: TN402$v: 4
701 $a: 巴特纳格尔$A: ba te na ge er$c: (Bhatnagar, Himanshu)$4: 著
702 $a: 张文俊$A: zhang wen jun$4: 译
801 $a: CN$b: 三新书业$c: 20070628
905 $a: BUCTL$b: C809929-31$r: CNY33.00$d: TN402$e: 13
999 $a: sl$b: 3$e: 200752

北京创讯未来软件技术有限公司 版权所有 ALL RIGHTS RESERVED 京ICP备 09032139

欢迎第106314386位用户访问本系统

0